Rail-to-rail I / O opamps에 대한 경고?


14

소위 "레일-투-레일"범주에는 많은 수의 opamp가 있습니다. 이들은 전원 공급 장치 레일에 접근하거나이를 초과하는 입력 공통 모드 범위를 갖거나 전원 공급 장치에 접근하는 출력 범위를 갖습니다. 울타리.

RRI / RRO 요구 사항을 선택하면 더 작은 opamp 선택으로 제한되므로 다소 비싸지 만 비용은 많이 듭니다.

그러나 RRI / RRO opamp에주의해야 할 다른 이유가 있습니까? 전 전염병처럼 피했던 전직 동료가 있었으며 무엇을 조심해야하는지 알고 싶습니다. 특히, 입력 및 / 또는 출력이 공급 레일에 접근함에 따라 성능 사양 (게인 대역폭, 슬 루율 등)이 저하됩니까?

답변:


9

거의 모든 레일-투-레일 연산 증폭기에서 일정하다고 생각되는 것은 레일 근처에서 아주 적은 양의 전류 만 소싱하거나 싱크 할 수 있다는 것입니다.

예를 들어, RR OA는 V s s + 0.1 로 스윙 할 수 있지만 출력에 100 K Ω 부하 만 있어야합니다. A의 1 K Ω의 부하 만에 요동있다 V C C - 0.5V S S + 0.5V0.1V에스에스+0.1100케이Ω1케이ΩV0.5V에스에스+0.5 .

이것이 사실이 아닌 많은 RR OA를 보지 못했습니다.


4

각 opamp는 데이터 시트의 기능을 수행합니다. 사양을 충족하는 경우 레일 투 레일 입력 또는 출력이 아닌 경우 일부 사양이 다를 수 있었는지 여부는 중요합니까? Opamps는 레일 투 레일이 혼합 된 많은 것 중 하나 일뿐 아니라 일반적으로 사용되는 광범위한 파라미터를 가지고 있습니다.

일반적으로 레일 투 레일 출력은 CMOS 또는 적어도 CMOS 출력 스테이지를 의미합니다. 예전에는 MOS opamp가 오프셋 전압을 희생하여 입력 임피던스가 매우 우수했지만 오프셋 전압이 매우 우수한 것이 있습니다. 다시 말하지만, opamp의 매개 변수가 몇 가지 다른 사양에서 무엇인지 추측하는 것이 가치가 있다고 생각하지 않습니다. 슬루 레이트 및 대역폭과 같은 일부 관련 사항이 있지만 데이터 시트를 보지 않고도 이러한 점에 의존 할 것은 없습니다.

따라서 귀하의 질문에 대답하기 위해, 각 opamp는 개별적으로 평가 해야하는 포인트 케이스이기 때문에 회로 설계자의 관점에서 트레이드 오프가 없습니다. opamp를 설계 할 때 절충점이있을 수 있지만 일반적인 일반적인 추세 일지라도 여전히 애플리케이션 회로를 설계 할 것은 없습니다.

항상 그렇듯이 데이터 시트를 읽으십시오.


7
나는 당신의 요점을 보지만 이것이 그의 질문에 대답하지 않습니다. 첫째, RRI / RRO opamp에서 레일에 접근 할 때 일반적으로 (특정 장치가 아닌) 어떤 사양 이 저하 될지 알고 싶었 기 때문에 그는 이미 선택한 것을 어떻게 행동하는지뿐만 아니라 더 중요한 것은 미래에 어떻게 더 빠르고 더 빨리 선택할 수 있는지, 그리고 둘째로, 대부분의 데이터 시트는 그들이 캐릭터 화하려고 시도하는 N 차원 시스템의 모든 구석을 다루지 않기 때문에 (그리고 이것은 의도적 일 수도 있습니다.) "사양"의 우수한 데이터 시트 샘플).
Telaclavo

제조업체가 레일-투-레일 입력 / 출력 OpAmp를 요구하는 경우 실제로 그 사실에 의존하고 접지와 관련하여 정확히 0V 인 신호를 제공 할 수 있습니까? 입력 신호는 0 ~ 3V이므로 하단 레일 (최고 5V 전원 공급)에서 최고의 성능을 제공하는 AD8027 , MAX4231 , TLV2370TLV2450 중에서 선택하려고 합니다. 권장 사항
Nazar

링크 가 작동하기를 바랍니다
Nazar

3

RRI "상보적인 차동 입력 증폭기는 전원 공급 장치 한계를 초과하는 VICR을 달성하지만 입력 바이어스 전류, 입력 오프셋 전압 및 왜곡에 대한 지불에 대한 패널티가 있습니다." 심판 http://www.ti.com/lit/ml/sloa090/sloa090.pdf 분파 18-4

"입력 전압이 전원 공급 장치 레일을 초과 한 경우 출력 단계가 역상 (종종 역전 위치에 래치되어 제어 문제가 발생 함) 또는 낮은 ESR / SCR 모드로 높은 Vcc에서 IC가 자체 파괴 될 수 있음"

RRO 는 CMOS 출력을 의미하며, 이는 BJT보다 ESD에서 래치 업을 유발하는 출력의 과도 적 유입에 더 민감 할 수 있습니다.

단일 공급 OA이므로 중간 V + 기준점이 필요합니다.

그러나 조심스럽게 잘 작동합니다.


1
왜 누군가가 이것을 -1 했습니까?
Jason S

나는 또한 흥미로웠다.
Telaclavo
당사 사이트를 사용함과 동시에 당사의 쿠키 정책개인정보 보호정책을 읽고 이해하였음을 인정하는 것으로 간주합니다.
Licensed under cc by-sa 3.0 with attribution required.