두 입력에서 동일한 신호를 갖는 AND 게이트의 목적은 무엇입니까?


15

이것이 버퍼 인 경우 단일 게이트에서 게이트의 가용성을 높이는 것 외에 AND 게이트를 사용해야하는 이유는 무엇입니까? 이것은 Analog Devices SHARC 평가 보드에 있습니다.

여기에 이미지 설명을 입력하십시오

답변:


27

이것은 버퍼입니다. 두 개의 게이트는 두 배의 출력 전류를 의미합니다. 그러나 버퍼 대신 AND 게이트를 사용하는 이유는 무엇입니까? 원래 그들은 회로의 다른 곳에서 하나 또는 두 개의 AND 게이트를 사용하고 보드 공간을 절약하기 위해 실제 버퍼를 호출하는 대신 두 개의 AND 게이트를 버퍼로 사용하여 단일 쿼드 AND 게이트 칩을 팝 다운했다고 말했습니다. 부품 수 그러나 단일 게이트 종류 인 것 같습니다. 그래서 나는 그들이 어떤 이유로 든 손에 많은 AND 게이트 칩을 가지고 있다고 가정합니다. 아마도 그들은 회로의 다른 곳에서 사용되거나 같은 생산 라인에서 제조 된 다른 디자인에서 사용되며 다른 광고 항목 / 픽 앤 플레이스 기계의 부품 공급 장치이므로 일부 AND 게이트 및 일부 버퍼 대신 더 많은 AND 게이트를 지정했습니다.

버퍼 (또는 인버터) 대신이 방법으로 두 개의 AND 게이트 (또는 다른 두 개의 입력 논리 게이트)를 사용하는 것에 대해 한 가지 유의할 점은 입력 핀의 두 배가 많으므로 입력 커패시턴스가 두 배가된다는 것입니다. 이것은 대부분의 경우 문제가되지 않을 것입니다. 문제가 될 수있는 경우 입력 신호에 둘 다 연결하는 대신 하나의 입력을 게이트에 따라 낮게 (또는 게이트에 따라 낮게) 연결하십시오.

편집 : 그들 중 하나가 DNP로 표시된 것처럼 보이므로 보드에 빈 공간이있을 수 있습니다. 게이트 하나가 충분한 구동 강도를 제공 할 수없는 경우에 대비하여 보드를 다시 돌리지 않고도 1 초를 추가 할 수 있다고 가정했습니다.


1
두 개의 게이트에 관해서 는 출력 전류의 두 배를 의미합니다 . 회로에는 실제로 두 개의 AND 게이트가 없습니다. 회로도 및 PCB는 중 하나를 사용할 수 있도록,하지만 U9이 장착되며, U10은 "DNP"(하지 않음 장소)로 표시됩니다. 일반적으로 이것은 테스트를 위해 수행되거나 U9 장치를 보유하는 데 문제가있는 경우 백업 장치를 사용할 수 있도록하기위한 것입니다. 실제로 두 장치의 출력을 함께 연결하면 두 배의 출력 전류를 얻는 것이 아니라 서로 싸우려고 노력하는 결과가 발생합니다.
Graham

5
그들이 같은 방향으로 당기면 서로 싸우지 않을 것입니다. 둘 다 CMOS이며 출력 트랜지스터는 기본적으로 병렬입니다. 그러나 DNP 주석에 대한 좋은 지적입니다. 나는 그들이 제공 할 수있는 것보다 더 큰 구동력이 필요한 경우를 대비하여 두 개의 발자국을 두었다고 가정합니다.
alex.forencich

1
CMOS라는 장점은 FET / MOSFET를 병렬로 연결하여 더 많은 전류를 얻을 수 있기 때문입니다. BJT는 그렇게 작동하지 않기 때문에 TTL은 확실히 그렇지 않습니다. 스위칭 시간이 정확히 동일하지 않기 때문에 여전히 권장 하지는 않지만, 동일한 상태에 있지 않은 짧은 기간 동안 짧지 만 큰 전류 스파이크를 줄 입니다. 즉시 아무것도 죽일 수는 없지만 수명에 도움이되지 않으며 현재의 급등으로 인해 EMC에 실질적인 문제가 발생할 수 있습니다.
Graham

@Graham : "AND"게이트의 두 입력을 신호 소스에 연결하면 해당 입력에 대한 하나의 입력과 그에 연결된 다른 입력을 갖는 경우 해당 소스의 부하가 거의 두 배가됩니다.
supercat

@supercat 사실이지만 두 개의 개별 "AND"게이트의 두 출력 에 대해 말한 것과는 관련이 없습니다 . 여전히 회로의 또 다른 개선 사항입니다.
Graham

11

설계자들은 가용성이나 다른 편의성 때문에 AND 게이트를 선택했을 것입니다. 어쩌면 그들은 이미 해당 보드의 BOM에 AND 게이트를 가지고 있었을 것입니다.

게이트는 케이블 구동을위한 버퍼로 사용됩니다. 두 게이트는 처음에 신호를 생성하는 부분보다 더 많은 전류를 출력 할 수 있습니다.

논리 기능없이 버퍼링 만하 는 IC가 있습니다 ( 예 : SN74LVC2G34 ).


" 가용성 또는 기타 편의성 때문에 "... "DFM (Design For Manufacturing)"이라고 부르지 만 누가 그 사실을 누가 알았습니까? 아마도 새로운 고용의 6 시그마 프로젝트가 그 (최종) 보드 디자인을
생각해 냈을

2

SPDIF는 75ohm 소스에서 75ohm 부하로 1Vp-p를 구동하도록 설계되었습니다.

드라이버에서 요구되는 전류를 계산 한 결과, 설계자들은 가장 저렴한 방법 (PCB 공간 측면에서 가장 작거나 설계에서 최적의 방법)으로 공급하는 방법을 결정했을 것입니다.

당사 사이트를 사용함과 동시에 당사의 쿠키 정책개인정보 보호정책을 읽고 이해하였음을 인정하는 것으로 간주합니다.
Licensed under cc by-sa 3.0 with attribution required.