전압 조정기의 출력 필터에서 접지하기위한 1Ω 저항의 목적은 무엇입니까?


16

이것이 제가 분석하고 있는 LDO 레귤레이터 입니다. LP2951을 기반으로 한 기존 설계를 언급했지만 출력 필터 커패시터에 접지에 대한 1Ω 저항이 추가로 있습니다.

여기에 이미지 설명을 입력하십시오

1Ω 저항을 추가하는 목적은 무엇입니까? 이 값은 어떻게 선택됩니까?


9
일부 LDO는 낮은 ESR 커패시터로 안정적이지 않으므로 일반적으로 탄탈 캡과 같은 것이 좋습니다. 데이터 시트에는 때때로 레귤레이터가 안정적인 ESR을 보여주는 그래프가 있습니다. 예를 들어 ESR을 에뮬레이션하려고 세라믹 캡에 직렬 저항을 추가 할 수 있습니다. (데이터 시트에 따르면이 LDO는 0.01R 이하로 안정적이지만 여러 LDO와 호환되는 PCB 풋 프린트를 만드는 상황을 겪었으므로 저항이 바람직하다)
Wesley Lee

8
@WesleyLee : 그게 답입니다. 그대로 게시 하시겠습니까?
JRE

1
나는 탄탈륨을 좋아합니다.
PCARR

답변:


34

7805와 같이 처음으로 사용하기 쉬운 '하나의 구성 요소'레귤레이터는 NPN 팔로워 기반이었습니다. 이것은 그들이 높은 드롭 아웃 전압을 가졌다는 것을 의미했습니다. 낮은 출력 임피던스와 그 당시 낮은 ESR 커패시터를 사용할 수 없다는 것은 거의 모든 출력 커패시터에서 안정적이라는 것을 의미했습니다.

더 낮은 드롭 아웃 전압에 대한 요구를 충족시키기 위해 PNP 출력단이 사용되었습니다. 이들은 더 높은 출력 임피던스를 가졌다. 높은 ESR 알루미늄 전해액과 함께 사용하면 일반적으로 다양한 값에서 안정적입니다. 커패시터의 ESR은 제어 회로에 대한 비 위상 시프트 (또는 빠른) 피드백을 허용하여 안정적으로 유지할 수있게했다.

불행하게도, LDO가 도입 된 직후, 세라믹 커패시터는 소형화가 요구되는 동시에 레귤레이터 이후에 사용할 수있을 정도로 커지기 시작했다. 설계자들은 ESR 제한이 매우 낮은 LDO를 사용하기 시작했습니다. 이로 인해 빠른 피드백이 제거되었고 일부 초기 LDO 설계는 결과적으로 불안정 해졌습니다.

다이어그램의 직렬 저항은 LP2951이 이러한 구형 LDO 설계 중 하나이며 출력 커패시터의 최소 ESR이 안정적이어야한다고 제안합니다. 전해 출력 캡에는 필요하지 않지만 세라믹에는 필요합니다.

최신 LDO는 낮은 ESR 캡으로 안정적으로 설계되었습니다. 이들은 세라믹 커패시터로 안정적이라는 데이터 시트의 명백한 주장에 의해 식별 될 수있다.

당사 사이트를 사용함과 동시에 당사의 쿠키 정책개인정보 보호정책을 읽고 이해하였음을 인정하는 것으로 간주합니다.
Licensed under cc by-sa 3.0 with attribution required.