3 상태 회로 란 무엇입니까?


답변:


20

일반 푸시 풀 출력 은 출력 트랜지스터 중 하나를 켜고 다른 하나를 꺼서 출력을 높거나 낮게 구동합니다. 3 상태 출력은 트랜지스터를 끄고 출력을 효과적으로 차단할 수 있습니다 . 이를 통해 동일한 와이어의 다른 출력이 칩 간 단락을 만들지 않고 높거나 낮게 구동 할 수 있습니다.

3 상태 출력은 BJT 또는 MOSFET으로 구현할 수 있으므로 CMOS와 직접적인 관계 가 없습니다 .


0

3 상태는 디지털 핀의 높은 임피던스 상태로 간주 될 수 있으며 0 또는 1로 태어났습니다.

(이상적으로 "0"= gnd = 접지에 대한 단락 = 매우 낮은 임피던스) ( "1"= 5V [ttl] = vcc에 대한 단락)

프로세서 핀을 입력으로 정의하면 일반적으로 도착 데이터를 수신하기 위해 높은 임피던스 (트라이 상태)가됩니다. 버튼 누르기 또는 직렬 데이터, 펄스 등이 될 수 있습니다.


1
실제로 trīstate는 N 및 P 채널 FET가 모두 꺼져 있는 출력을 나타냅니다.
저항
당사 사이트를 사용함과 동시에 당사의 쿠키 정책개인정보 보호정책을 읽고 이해하였음을 인정하는 것으로 간주합니다.
Licensed under cc by-sa 3.0 with attribution required.