고속 비교기는 다소 비싸고 속도는 FPGA가 매우 잘하는 것입니다. 다른 한편으로, FPGA (제 경우 : XC3S400)는 각 뱅크에 전압이 비교되는 (차단 히 생각합니다!) 각 쌍의 차동 핀을 가지고 있습니다. 또한 비교기로 작동 할 수있는 단일 종단 표준에 대한 Vref 가 있습니다.
차동 I / O 페어 핀 을 비교기로 사용할 수 있는지, 어떻게해야하는지 알고 싶습니다. (vref를 연결하고 단일 종단 표준을 사용하거나 단순히 2 개의 전압을 차동 I / O 핀에 연결해야하는 경우) ?)
에디션 : 나는 그것을 시도하고 훌륭하게 작동합니다!
문서화 된 전압 한계 내에 머무르면 유행 후에 작동해야합니다. 정밀도는 1mv보다 50-100mv에 가깝습니다. 얼마나 정확해야합니까?
—
Brian Drummond
@BrianDrummond 정밀도는 큰 문제가 아니며 사인파를 논리 레벨 구형파로 변환하는 것입니다.
—
Aug
@ 8 월, 이것이 세상의 모든 ADC가 작동하는 방식입니다!
—
FarhadA