FPGA의 차동 I / O 핀을 고속 비교기로 사용할 수 있습니까?


13

고속 비교기는 다소 비싸고 속도는 FPGA가 매우 잘하는 것입니다. 다른 한편으로, FPGA (제 경우 : XC3S400)는 각 뱅크에 전압이 비교되는 (차단 히 생각합니다!) 각 쌍의 차동 핀을 가지고 있습니다. 또한 비교기로 작동 할 수있는 단일 종단 표준에 대한 Vref 가 있습니다.

차동 I / O 페어 핀 을 비교기로 사용할 수 있는지, 어떻게해야하는지 알고 싶습니다. (vref를 연결하고 단일 종단 표준을 사용하거나 단순히 2 개의 전압을 차동 I / O 핀에 연결해야하는 경우) ?)

에디션 : 나는 그것을 시도하고 훌륭하게 작동합니다!


문서화 된 전압 한계 내에 머무르면 유행 후에 작동해야합니다. 정밀도는 1mv보다 50-100mv에 가깝습니다. 얼마나 정확해야합니까?
Brian Drummond

@BrianDrummond 정밀도는 큰 문제가 아니며 사인파를 논리 레벨 구형파로 변환하는 것입니다.
Aug

1
@ 8 월, 이것이 세상의 모든 ADC가 작동하는 방식입니다!
FarhadA

답변:


12

그래 넌 할수있어. FPGA 내에서 차동 쌍을 저렴한 ADC로 사용하는 애플리케이션 노트가 있습니다.

디자인에 사용할 수있는이를 설명하는 매우 좋은 문서가 있습니다.

수동 아날로그 부품을 사용한 Sigma-Delta ADC의 디지털 구현 분석


링크가 작동하지 않습니다. 대안이 있습니까?
David


1
지도 해 주셔서 감사합니다! 나는 그것을 시도하고 잘 작동합니다. 이제 더 이상 무료로 초고속 비교기가 있습니다!
Aug

다행이었고 오래 전에 사용했으며 능동 부품없이 FPGA 내부에서 간단한 ADC를 구현하는 것이 얼마나 쉬운 지 놀랐습니다. 나는 그렇게 많은 시간과 돈을 절약했습니다 :)
FarhadA

1
그것은 전체 BS Jon입니다. 저는 10 년 이상 사용해 왔습니다. 똑똑한 엉덩이가 특허를 결정하기로 결정했기 때문에 그것이 디자인이라는 것을 의미하지는 않습니다.이 간단한 ADC 아이디어를 사용하는 지난 10 년 동안 시장에서 적어도 3 개의 산업 응용 프로그램을 보여줄 수 있습니다.
FarhadA
당사 사이트를 사용함과 동시에 당사의 쿠키 정책개인정보 보호정책을 읽고 이해하였음을 인정하는 것으로 간주합니다.
Licensed under cc by-sa 3.0 with attribution required.