«cpu» 태그된 질문

중앙 처리 장치라고하는 CPU를 컴퓨터의 핵심이라고합니다. 명령으로 지정된 기본 산술, 논리, 제어 및 입 / 출력 (I / O) 작업을 수행하여 컴퓨터 프로그램의 명령을 수행합니다.

2
GPU / CPU는 표준 디스플레이 출력과 어떻게 통신합니까? (HDMI / DVI / 등) [닫힘]
폐쇄되었습니다 . 이 질문은 더 집중되어야 합니다. 현재 답변을받지 않습니다. 이 질문을 개선하고 싶습니까? 이 게시물 을 편집 하여 한 가지 문제에만 집중할 수 있도록 질문을 업데이트하십시오 . 휴일 오년 전에 . CPU / GPU가 처리 된 후 비디오 데이터를 (어떤 장비 에나) 제공하는 방법에 관심이 있습니다. 비디오가 CPU / …
14 cpu  gpu 

6
가장 간단한 컴퓨터를위한 메모리 (Pi0K)
가장 간단한 컴퓨터를 만들고 싶습니다. 나는 속도 나 저장에 신경 쓰지 않고, 실제로 느린 속도와 낮은 저장은 트랜지스터 (이상적으로 릴레이!)로 구축하고 각 상태에 대한 LED를 원하기 때문에 큰 이점입니다. Raspberry Pi를 통해 프로그래밍되어 카메라를 호스팅하여 각 클럭 사이클이 실행되는 것을 볼 수 있습니다 (예, GHz가 아닌 Hz에서 실행됩니다). 학교가 부품을 …

4
4 비트 CPU가 여전히 32 비트 CPU를 단위 볼륨보다 많이 판매합니까?
웨이 2002 년에 다시는 짐 털리는 판매되는 모든 CPU의 약 14 %가 있다고 언급 한 4 비트 판매되는 모든 CPU의 약 8 %가 32 비트 CPU를 동안, CPU를. (내가 아는 대부분의 사람들은 놀랐다 있는 4 비트 CPU가 여전히 너무 잘하고 있다고 훨씬 덜 만들어지고 있었다). 지금은 2011 년입니다. 4 비트 …

6
CPU의 opcode를 효율적으로 디자인하는 방법은 무엇입니까?
Logisim에 간단한 16 비트 CPU를 구축 중이며 ALU를 준비하고 있고 원하는 opcode를 가지고 있습니다. 이제 다른 하위 회로 (예 : 논리, 산술)에 모든 제어 와이어 (코딩을 구성하는)가 입력으로 필요하지는 않지만 가능한 한 적게 명령에 적합한 코딩을 찾기가 정말 어렵습니다. 효율적인 opcode 디자인에 도움이되는 전략이나 방법이 있습니까? 미리 thx

4
마이크로 컨트롤러에 RAM이 부족하면 어떻게됩니까?
우연의 일치 일 수도 있지만 RAM이 부족할 때 재부팅 한 마이크로 컨트롤러 (하드웨어 별 경우 Atmega 328)를 보았습니다. 메모리가 부족할 때 마이크로 컨트롤러가하는 일입니까? 그렇지 않다면 어떻게됩니까? 왜 어떻게? 스택 포인터는 확실히 할당되지 않은 메모리 범위 (또는 롤오버)로 맹목적으로 증가하지만 다음과 같은 상황이 발생합니다. 데이터 (플래시에서 직접 실행되는 코드와 다른 …

2
페이지 테이블 워크가 캐시됩니까?
TLB 미스가 발생하고 프로세서가 페이지 테이블을 걷고있는 경우 하드웨어 TLB 관리 (예 : Intel x86-64)가있는 마이크로 프로세서에서 이러한 (오프 칩) 메모리 액세스는 캐시 계층 (L1, L2 등)을 통과합니다. )?
12 memory  cpu  cache 

2
일부 CPU는 표준 셀에서 구현되고 다른 CPU는 사용자 정의됩니까?
질문에 대해 더 자세히 설명하면 칩 기능에 따라 Bluetooth LE 등을 사용하여 Cortex-M0을 구현하고 다음과 같은 일부 다이 그림을 볼 수 있습니다 (nRF51822). 구형 CPU에서는 다음과 같이 많은 디지털 "퍼지"논리 구현을 볼 수 없습니다 (AMD386). 약간 인터넷 검색을 한 후에, 오늘날의 ARM 구현은 표준 셀 (다이에서 비정질 형태를 생성)로 만들어진 …
11 arm  cpu  semiconductors  die 

3
CPU가 스택을 지원한다는 것은 무엇을 의미합니까?
CPU는 어떻게 스택을 지원하지 않습니까? 서브 루틴을 사용하는 아키텍쳐 (모든 아키텍쳐라고 확신합니다)는 리턴 주소를 스택으로 푸시하여 서브 루틴을 호출 한 곳으로 돌아갈 수 있습니까? 스택은 특정 방향으로 성장하고 스택 데이터 구조로 작동하는 포인터가있는 메모리 섹션을 의미합니다. 아키텍처가 스택을 지원할 수없는 방법을 이해하지 못합니다. 컴파일러와 하드웨어 아키텍처에 의해 자동 메모리 저장 …


4
하이브리드 CPU의 일부인 아날로그 아날로그 곱셈 (재미를 위해)
짧은 버전 : 두 개의 아날로그 DC 입력을받는 아날로그 멀티 플라이어를 만들려면 어떻게해야합니까? 긴 버전 : 내가 코멘트 만든 나 자신에게 몇 가지를 (다시) 자신과 생각을보고 결국 있도록하는 동안, 다른 질문에 대한 벤 공룡 비디오를 추천을 " 흠 ... 나는 일부는 순수 아날로그 만들기 위해 쉬울 것 궁금 ". 버스는 …
10 analog  cpu  multiplier 

4
왜 두 레지스터를 XOR하여 0을 생성 할 수 있는데 MIPS가 R0을“0”으로 사용합니까?
나는 사소한 질문에 대한 답을 찾고 있다고 생각합니다. MIPS 아키텍처가 레지스터 자체에 대해 XOR을 수행하여 동일한 결과를 얻을 수있을 때 레지스터에서 명시 적 "0"값을 사용하는 이유를 이해하려고합니다. 작업이 이미 완료되었다고 말할 수 있습니다. 그러나 많은 "제로"값을 사용하는 상황을 실제로 상상할 수 없습니다. 나는 Hennessey의 원본 논문을 읽었으며, 정당한 정당화없이 사실의 …

2
> 2010 년 CPU의 방열판 뒤에있는 금속판은 실제 칩 다이 기판입니까?
CPU 칩 구성에 대해 배우기 위해 최신 인텔 CPU 패키징에 대한 공식 문서를 찾으려고합니다. 그러나 설명은 매우 기본적이며 비공식적 인 소스는 방열판 뒤의 금속판이 다이 패키지인지 또는 실제 실리콘 기판인지에 따라 다릅니다. 금속판은 TO-220 트랜지스터 패키지의 금속 인터페이스와 비슷하다는 것을 알았습니다 .1mm 미만의 실리콘 웨이퍼는 그 자체로 매우 취약하기 때문입니다. …
10 cpu  packages 



2
힙과 스택의 물리적 표현은 무엇입니까?
프로그램 카운터가 카운트 할 수 있고 bss (블록 시작 기호)가 글로벌 데이터 인 명령어에 대한 메모리 뱅크가있는 프로세서에서 .bss 및 코드가 물리적 표현을 갖는 방법을 쉽게 이해할 수 있습니다. 그러나 로컬 변수 스택과 동적 메모리 힙이 있습니다. 이러한 것들이 회로에 물리적으로 어떻게 적용됩니까?

당사 사이트를 사용함과 동시에 당사의 쿠키 정책개인정보 보호정책을 읽고 이해하였음을 인정하는 것으로 간주합니다.
Licensed under cc by-sa 3.0 with attribution required.