«dsp» 태그된 질문

DSP는 Digital Signal Processing 또는 Digital Signal Processor의 약자입니다.

2
샘플 주파수에서 클럭킹되는 FPGA에서 IIR 필터를 생성 할 수 있습니까?
이 질문은 매우 구체적인 기준을 가진 DSP 슬라이스가있는 FPGA에서 IIR 필터를 구현하는 것에 관한 것입니다. 이 방정식을 사용하여 정방향 탭이없고 역방향 탭이 하나만있는 필터를 작성한다고 가정 해 보겠습니다. 와이[ n ] = y[ n − 1 ] ⋅ b 1 + x [ n ]y[n]=y[n−1]⋅b1+x[n]y[n] = y[n-1] \cdot b1 + …
9 fpga  filter  dsp  iir 

2
FFT에서 주파수 해상도 및 창 크기를 선택하는 방법은 무엇입니까?
주파수가 200Hz에서 10kHz로 변하는 시변 신호의 스펙트럼 분석을 수행하고 있습니다. 신호의 주파수 성분을 분석하기 위해 FFT를 사용하고 있습니다. 내 질문은 : 신호의 주파수 해상도와 창 너비를 결정하는 방법은 무엇입니까? 시변 신호에 적합한 윈도우 기능 유형은 무엇입니까? FFT의 최적 크기는 무엇입니까? 신호의 샘플링 속도는 44.1kHz입니다.
9 dsp  fft 

2
모든 디지털 위상 잠금 루프
외부 구성 요소 (ADC 이외)를 사용하지 않고 FPGA에서 위상 잠금을 구현하려고합니다. 단순 이진 펄스에 대한 간단한 잠금이 적합합니다. 신호의 주파수는 클럭의 ~ 0.1-1 %입니다. 온보드 시계 PLL은 일반적으로 다음과 같은 이유로 사용할 수 없습니다. 구성 할 수 없습니다 (합성 중에 설정). 불안감. 필요한 빈도를 지원하지 마십시오. 나는 문헌을 정리하고 몇 …
9 fpga  dsp  pll 
당사 사이트를 사용함과 동시에 당사의 쿠키 정책개인정보 보호정책을 읽고 이해하였음을 인정하는 것으로 간주합니다.
Licensed under cc by-sa 3.0 with attribution required.