왜 구 PMOS / NMOS 로직에 +5, -5 및 +12 볼트와 같은 여러 전압이 필요합니까? 예를 들어 구형 Intel 8080 프로세서, 구형 DRAM 등 물리적 / 레이아웃 수준의 원인에 관심이 있습니다. 이 추가 전압의 목적은 무엇입니까? 예,이 질문은 35 년 전에 사용 된 것들에 관한 것입니다.
며칠 전 저는 저의 설계에서 소 신호 P- 채널 MOSFET 사용을 고려했지만 적절한 부품을 찾을 수 없었습니다. 내가 찾던 사양은 다음과 같습니다. (연속 드레인 전류)ID=−500mAID=−500mAI_D = -500mA (게이트 - 소스 전압에 대해 5 V의 논리 레벨)VGS=−5VVGS=−5VV_{GS} = -5V5V5V5V (드레인 - 소스 전압)VDS=−12VVDS=−12VV_{DS} = -12V 나는 BJT NPN / PNP 쌍 …
P 채널 MOSFET 하이 사이드 스위치의 전력 소비를 줄이려고합니다. 그래서 내 질문은 : 이 회로를 수정하여 부하가 무엇이든 P- 채널 MOSFET이 항상 "완전히 온"(트리 오드 / 옴 모드)되도록하는 방법이 있습니까? 편집 1 : 켜기 / 끄기 메커니즘을 무시하십시오. 문제는 어떻게 든 동일합니다. MOSFET의 전력 손실을 최소화하기 위해 부하와 관계없이 항상 …
학교에서 저는 PMOS와 NMOS 트랜지스터, 향상 및 고갈 모드 트랜지스터에 대해 배웠습니다. 내가 이해하는 짧은 버전은 다음과 같습니다. 향상은 채널이 정상적으로 닫혀 있음을 의미합니다. 고갈은 채널이 정상적으로 열려 있음을 의미합니다. NMOS는 채널이 자유 전자로 만들어 짐을 의미합니다. PMOS는 채널이 자유 구멍으로 만들어 짐을 의미합니다. 향상 NMOS : 양의 게이트 전압이 …