«cmos» 태그된 질문

"상보성 금속 산화물 반도체"는 PMOS 및 NMOS 트랜지스터의 조합을 구현하는 프로세스입니다. 대부분의 현재 디지털 로직은 CMOS에서 구현됩니다. 널리 퍼져 있기 때문에 비용 효율성은 아날로그 디자인, 이미지 센서, 통신 등과 같은 많은 다른 응용 프로그램도 보편화되었음을 의미합니다.

7
CMOS의 장점은 무엇입니까?
나는 여기에서 많은 주제를 읽었습니다. 나는 "CMOS 특성을 가지고있다"등을 선호하는 사람들을 읽었으며, AVR과 같은 일부 데이터 시트에서도 CMOS 특성을 가지고 있다고 말합니다. "CMOS 호환"이라는 단어가 기억 나나요? 그렇다면 왜 "CMOS 특성"이 사람들을 자랑스럽게 만드는가?
31 cmos 


3
CPU는 어떻게 설계됩니까?
나는 얼마 전에 전자 장치를 가지고 놀기 시작했고 트랜지스터를 사용하여 간단한 논리 게이트를 만들었습니다. 현대의 집적 회로가 트랜지스터 트랜지스터 논리 대신 CMOS를 사용한다는 것을 알고 있습니다. 내가 궁금하게 생각할 수없는 것은 CPU가 어떻게 설계되었는지입니다. 디자인은 여전히 ​​하위 로직 게이트 수준에서 이루어 졌습니까? 아니면 더 이상 그 영역에 혁신이없고 더 높은 …
21 design  cpu  cmos 


3
MOSFET 게이트 저항에 대한 질문
4043 로직에 n 개의 MOSFET 게이트가 연결되어 있으며 ID는 약 100mA입니다. 4043과 mosfet 모두 + 5v를 갖습니다. 내가 사용하는 계획이 2N7000 MOSFET을 질문은 다음과 같습니다. 4043과 MOSFET 사이에 얼마나 큰 게이트 저항이 필요합니까? 로직 출력은 때때로 빠르게 작동합니다. 얼마나 빨리? 마더 보드 하드 디스크가이를 제어합니다. 4043과 MOSFET 사이에서 풀다운 저항을 …
20 resistors  mosfet  cmos 

5
이론적으로 제로 전류를 사용하는 로직 게이트를 만들 수 있습니까?
상보 형 FET 중 하나가 항상 비전도 모드에 있기 때문에 CMOS는 IC의 전류 소모를 크게 줄이므로 상태 간 전환 중에는 전류의 흐름 만 존재합니다. 이는 게이트의 등가 커패시턴스의 두 게이트가 잠시 열려있을 때 약간의 누출이있을 수 있습니다. 이론적으로 상태를 변경하는 동안 (현실적인 기술을 사용하여) 누설이없는 논리 게이트를 만드는 것이 가능하며 …
18 current  cmos  energy  theory 

2
기계식 셔터를 사용할 때 롤링 셔터가없는 이유는 무엇입니까?
따라서이 질문을하기 가장 좋은 곳은 아니지만, 일부 사용자는 디지털 미러리스 카메라의 메커니즘과 CMOS 센서 기술에 익숙 할 것입니다. 롤링 셔터 아티팩트를 생성하는 전자 이미지 센서가 기계식 셔터와 결합 될 때이 문제로 이미지를 생성하지 않는 이유를 잘 모르겠습니다. 내가 얻지 못하는 것은 다음과 같습니다. 롤링 셔터는 한 쪽에서 다른쪽으로 센서 판독 …

3
연결되지 않은 입력이 IC를 따뜻하게 만들 수 있습니까?
간단한 접착제 로직에 ATF16V8 PLD를 사용하고 있습니다. 프로토 타이핑 보드에서 테스트하면서 거의 즉각적으로 따뜻해졌습니다. 출력이 단락되지 않았는지 확인했지만 많은 입력이 연결되지 않은 상태임을 알았습니다. ATF16V8은 CMOS 회로이며 플로팅 입력은 TTL과 달리이 기술에서 문제가 될 수 있습니다. 이것이 열 출력의 원인 일 수있는 이유는 무엇입니까?
12 power  heat  cmos  input 

2
이 회로에 한계 전압 레벨 문제가 있습니까?
여기에 설명 된 문제에 대한 연구 로 Maxim 이이 회로 를 발견 했습니다 . 이것은 클럭 배가이며, 입력 주파수가 매우 잘 정의되어 있기 때문에 필자의 경우에는 정말로 적합해야합니다. 그러나 데이터 시트를 살펴보면 MAX9010이 TTL 레벨을 출력하는 반면 74VHC86은 CMOS 레벨 (0.7 * Vcc)을 수용한다는 것을 알았습니다. 일반적으로 CMOS 출력이 5V에서 …
11 voltage  clock  cmos  ttl 

2
MOSFET 구성
방금 어플리케이션 노트를 읽었으며 엔지니어는 종종 MOSFET을 단일 전력 트랜지스터로 생각하지만 병렬로 연결된 수천 개의 작은 전력 FET 셀의 집합이라고 생각합니다. 이것이 어떻게 가능한지 ? 모든 클래스에서 나는 "수천 개의 전력 FET 셀의 집합"이 아니라 단일 벌크로서 MOSFET의 단면에 대해 배웠다. 따라서 문제는 다음과 같습니다. 애플리케이션 노트가 특수한 유형의 MOS를 …

7
암페어 전압
전력 요구 사항이 볼트 (예 : 7-12V)로만 지정되었지만 암페어 수는없는 장치를 자주 보았습니다. 나는 벽면 사마귀와 배터리의 다양한 임베디드 장치를 실행하고 싶었지만 (장치에는 걱정할 필요가 없습니다) 장치의 암페어 요구 사항을 알지 못했기 때문에 주저했습니다. 내 질문은 : 마이크로 컨트롤러 등에 "인식 된"표준 암페어가 있는가? 나는 암페어가 중요하지 않다고 들었습니다.하지만 10 …

1
DRAM과 CMOS 프로세스의 정확한 차이점
표준 CMOS 프로세스와 DRAM 제조의 차이점을 언급하는 몇 가지 질문이 있습니다. 마이크로 컨트롤러에 왜 RAM이 적습니까? SDRAM을 제조하는 동안 로직을 DRAM 프로세스에 어떻게 통합합니까? 정확히 어떤 차이점이 있습니까? 아니면 전적으로 영업 비밀입니까? 리소그래피 프로세스를 전반적으로 이해하는 사람에게 자세한 답변을 원합니다.
10 cmos  vlsi  dram 


4
왜 CMOS 기술을 사용하여 BIOS의 ROM 칩이 만들어지지 않습니까?
BIOS / CMOS에서 컴퓨터 하드웨어 과정을 읽은 후에도 여전히 CMOS 기술을 사용하여 BIOS의 ROM 칩이 빌드되지 않은 이유와 저장을 위해 "CMOS"라는 별도의 칩에 연결된 이유를 확인할 수 없습니다. 구성 정보. 이것은 강의 노트 에서 나온 것입니다 . 프로그램은 시스템 BIOS 칩에 저장되고 변경 가능한 데이터는 CMOS 칩에 저장됩니다 CMOS 하드웨어 …

6
CPU가 소비하는 전력
전류 I 와 전압 U 를 가진 CPU의 전력 은 I · U 라고 생각합니다 . Wikipedia 의 다음 결론이 어떻게 도출되는지 궁금합니다 . CPU가 소비하는 전력은 대략 CPU 주파수와 CPU 전압의 제곱에 비례합니다. P = CV 2 f (여기서 C는 커패시턴스, f는 주파수, V는 전압)입니다.
9 power  capacitor  mosfet  cpu  cmos 
당사 사이트를 사용함과 동시에 당사의 쿠키 정책개인정보 보호정책을 읽고 이해하였음을 인정하는 것으로 간주합니다.
Licensed under cc by-sa 3.0 with attribution required.