«ethernet» 태그된 질문

이더넷의 전기적 구현에 관한 질문; 다른 Stack Exchange에 소프트웨어 또는 프로토콜 질문을 요청하십시오. 속도를 제외하고 10 / 100BASE-T가 1000BASE-T와 약간 다르므로 속도를 지정하십시오. 그것들은 구리 표준입니다. 이더넷을 통한 광섬유 케이블도 정의되어 있습니다.

4
CAT6 이더넷 케이블을 통한 전류
CAT6 케이블은 얼마나 많은 전류를 안정적으로 처리 할 수 ​​있습니까? + 5V에 3 개의 코어를 사용하고 GND에 3 개의 코어를 사용하고 싶습니다. 다른 전원 솔루션에 대해 생각해야 할 전류가 무엇인지 궁금합니다.
10 current  ethernet 

3
USB 대 이더넷 케이블 길이
나는 USB 케이블 길이의 한계에 대해 동료와 이야기하고 있었고 그것이 기억할 수있는 한 호스트가 장치가 응답 해야하는 단단한 창에 의해 제한되었다는 것을 기억합니다 ( 여기 언급 ). 그는 이더넷이 더 높은 속도 ( USB 1.5 / 12 / 480 / 5,000 Mbit / s (모드에 따라) 대 이더넷의 10 / …
10 usb  ethernet  cables 



5
Arduino 또는 PIC 마이크로 컨트롤러?
나는 감시 모바일 로봇을 만들려고 생각했습니다. 그리고 PIC 또는 Arduino 마이크로 컨트롤러를 선택하는 데 문제가 있습니다. 감시 모바일 로봇은 무선 충실도 (Wi-Fi)를 통해 제어됩니다. PIC를 선택하면 이더넷 모듈이 필요합니까? Arduino 보드가 인터넷에 연결되어 있어야한다고 검색했습니다. 나는 PIC에 약간의 경험이 있지만, 초보자에게는 Arduino가 더 좋다고 말합니다. 프로젝트에 Arduino 또는 PIC를 사용하는 …

2
2 계층 PCB의 이더넷 RMII
서론 : 이더넷 연결 시스템을 취미 (즉, 많은 시간을 소비하지만 많이 사용하고 싶지 않은)로 설계하려고합니다. 필자의 설계 제약은 0.3mm 최소 홀 및 0.15mm 최소 트랙 / 클리어런스, 최대 0.6mm 얇은 총 스택 업을 갖춘 2 층 100mm x 100mm PCB에 이상적입니다. 내가 알고있는 제조업체에서 4 층 PCB를 생산하는 데 드는 …

2
10Mbit / s, 맨체스터 코딩 신호 (20MHz)에서 50 ~ 75Ω 동축 케이블 사이의 임피던스 매칭 효과
TL, DR : 많은 배경 정보를 포함했기 때문에 이것은 상당히 많은 텍스트입니다. 그러나 마지막으로 훌륭하고 정확한 질문이있을 것입니다. 50Ω 및 75Ω과 같은 다른 임피던스의 케이블을 연결할 때 임피던스 정합 네트워크를 사용해야합니까? 가능한 답변은 "It dependent ..."로 시작될 것입니다. 이것이 제가 많은 배경 정보를 먼저 제공하는 이유입니다. 소개 집 계단을 따라 …

2
불쌍한 눈 다이어그램, 어디서부터 시작해야합니까?
100Mbit 이더넷 보드를 디버깅하려고하는데 문제를 해결하는 데 문제가 있습니다. 이것은 전송 쌍의 아이 다이어그램입니다. 수신 쌍은 매우 유사합니다. LAN8700 PHY이며 MII 인터페이스가 효과적으로 비활성화되어 있으므로 PHY가 IDLE 코드 시퀀스를 전송하고 있습니다. 데이터 시트에 따라 100Mbit / FDX로 강제 설정됩니다. 100Mbit / HDX는 동일합니다. 수정 : 설계에서 LAN8700의 내부 1.8V 전원을 …

1
이더넷 : PHY에서 자기장까지의 거리
이더넷 PHY와 마그네틱의 선호하는 배치에 대해 혼란스러워합니다. 나는 일반적으로 더 가깝을수록 좋다고 생각했습니다. 그러나 SMSC / Microchip 앱 노트 ( http://ww1.microchip.com/downloads/en/AppNotes/en562744.pdf )는 다음과 같이 말합니다. SMSC는 LAN950x와 자기 사이의 거리는 최소 1.0 인치, 최대 3.0 인치를 권장합니다. 혼란스럽게도 같은 단락의 앞부분에서 읽을 수 있습니다. 이상적으로, LAN 장치는 자기장에 가능한 가깝게 …

2
이 레이아웃을 어떻게 개선 할 수 있습니까? (이산 자석 및 POE가있는 기가비트 이더넷)
대답: 레이아웃에는 큰 문제가 없습니다. 이더넷 손실은 우리가 사용하는 PHY IC와 쌍을 이루는 경우 삽입 손실에서 0.2dB 사양을 벗어난 것으로 나타났습니다. 질문 기가비트 이더넷의 PCB 라우팅에 눈에 띄는 문제가 있습니까? 기가비트 이더넷에는 PCB상의 구성 요소 레이아웃으로 인해 많은 설계 제약 조건이 있으므로 때로는 모든 설계 규칙을 따르는 것이 불가능합니다. 이 …



2
이더넷 : 자기 토폴로지는 얼마나 중요합니까?
보드 세트에 이더넷 문제가 있습니다 (6/10이 나쁩니다). 그들은 단지 조립 실 실수일지도 모른다. 그러나 나는 나의 자기 잭에 대해 매우 걱정하고있다. 나는 PHY와 함께 사용했던 잭의 토폴로지로 회로도의 예를 보았지만 찾을 수는 없다고 맹세 할 수 있었다. PHY의 데이터 시트와 제안 된 마그네틱 잭은 토폴로지에서 모두 동일하며 내가 가진 것과 …
당사 사이트를 사용함과 동시에 당사의 쿠키 정책개인정보 보호정책을 읽고 이해하였음을 인정하는 것으로 간주합니다.
Licensed under cc by-sa 3.0 with attribution required.