«high-speed» 태그된 질문

고속 설계는 경로 인덕턴스와 같은 부작용이 큰 영향을받는 고주파에서 작동하는 회로 설계를 다룹니다.

3
10G 이더넷은 실제로 어떻게 가능합니까? [닫은]
휴무 . 이 질문은 더 집중되어야 합니다. 현재 답변을받지 않습니다. 이 질문을 개선하고 싶습니까? 이 게시물 을 편집 하여 한 가지 문제에만 집중할 수 있도록 질문을 업데이트하십시오 . 휴일 2 년 전 . 10 기가비트 이더넷은 매초 100 억 비트가 전송된다는 것을 의미하지만 이것이 실제로 어떻게 가능한지 이해하지 못합니다 (100G …

2
왜 저항과 커패시터를 서로 쌓을까요?
전임자로부터 충전 증폭기 / 형상 회로를 물려 받았습니다. 전류-전압 변환으로 저역 통과 필터를 만들고 싶을 때 다음과 같은 표준 회로를 사용했습니다. 이 회로 시뮬레이션 – CircuitLab을 사용하여 작성된 회로도 그는 R9 와 C11을 위한 단일 풋 프린트를 만들고 다음 과 같이 서로 위에 납땜 할 것입니다. 이런 식으로 회로를 설계 …

1
아이 다이어그램 진단 및 개선 PCIe
PCIe를 사용하는 디자인을 구현했습니다. PCIe 인터페이스가 단일 PCB에서 칩 간 통신 레인으로 사용된다는 점에서 약간 다릅니다 (예 : PCIe 커넥터 없음). 루트 컴플렉스 장치는 PCIe Gen 2와 호환되는 Freescale i.MX6이며, 통신중인 장치는 PCIe Gen 3 호환 장치 인 Marvell WiFi 모듈입니다. 2.5Gbps에서 실행되는 단일 레인 인터페이스입니다. 아래에 표시된 인라인 캡의 …

2
차폐 / 스크린 트위스트 페어 종료
이론적으로 꼬인 쌍의 케이블 종단이 다음과 같은 경우 문제가 발생하지 않습니다. 쌍의 두 끝을 가로 질러 배치 된 케이블의 특성 임피던스와 일치하는 단일 저항 (R) 두 개의 저항 ( ) 센터 포인트가 쉴드 / 스크린에 연결되어있는 한 쌍의 두 끝을 가로 질러.아르 자형2아르 자형2\dfrac{R}{2} 실제로 데이터 시트를 살펴볼 때 옵션 …

5
5ns 펄스 연장
비동기식 비교기에서 나오는 펄스 폭이 5 ns입니다. 이 맥박을 세려고합니다. 현재 마이크로 컨트롤러 (dsPIC33FJ)에는 최소 10 ns 펄스 폭의 최소 사양을 가진 비동기 카운터가 내장되어 있습니다. 이 5ns 펄스를 연장 / 연장하여 카운터에서 읽을 수있는 옵션은 무엇입니까? 다른 마이크로 컨트롤러로 전환하거나 더 적합한 프런트 엔드 카운터를 사용할 수 있지만 수동 …

4
칩이 실제로 동일한 패키지에 여러 값의 디커플링 커패시터를 필요로합니까?
비슷한 질문이 있습니다 : "두 바이 패스 / 디커플링 커패시터"규칙? 그러나 그 질문은 패키지 크기를 언급하지 않은 병렬 바이 패스 커패시터에 관한 것이지만 (답변은 패키지 크기가 다른 병렬 부품을 주로 가정 한 것임), 이것은 특히 동일한 패키지 크기의 병렬 바이 패스 커패시터에 관한 것입니다. 저는 최근 고속 디지털 설계 과정에 …

4
USB 차동 쌍 길이
USB 연결을 사용하는 PCB를 라우팅하고 있습니다. 차동 쌍 트레이스는 서로 10mil 떨어져 있으며 길이는 약 1mm 다릅니다. 문제가 될까요? 권장되는 최대 길이 차이와 최소 거리는 무엇입니까?

1
바운스 란 무엇입니까?
David의 의견 에서이 답변에 이르기까지 나는 이것이 고속 설계에 바람직하지 않은 영향이라는 것을 이해합니다. 누군가가 자세히 설명 할 수 있습니까?
12 high-speed 

3
Vss 핀보다 더 많은 Vdd
저는 현재 첫 번째 마이크로 컨트롤러 하드웨어 디자인을 연구하고 있습니다. 대학에서 마이크로 컨트롤러 수업을 받았지만 소프트웨어 측면에 중점을두고 사전 개발 된 개발 보드 (Freescale 68HC12 용)를 사용했습니다. 상당히 기본적이고 아마도 명백하기 때문에 주저하는 질문이 있지만 동시에 데이터 시트 또는 온라인 포럼을 통해 검색하는 동안 명확한 대답을 찾을 수 없었습니다. STM32F7 …

3
초고속 프레임 (~ 1Khz) OLED 디스플레이 구현
약 1200x800 정도의 해상도로 ~ 1000fps를 표시 할 수있는 초고속 프레임 OLED 디스플레이를 개발하고 싶습니다. 여기에는 분명히 약간의 대역폭 요구 사항이 있으며 일반적인 디스플레이 컨트롤러가 60-120Hz보다 빠르게 실행되지 않으므로 맞춤형 컨트롤러를 구현하기 위해 FPGA를 사용해야 할 것입니다. "원시"OLED 디스플레이 (컨트롤러 없음)를 사용하여 실제로 무지를 표시 할 위험이있는 경우 이러한 속도로 …

1
입력 전압 안정화를 위해 적절한 커패시터를 선택하는 방법
고속 IC가 있고 전압을 안정화하고 스파이크 또는 딥으로부터 보호하기 위해 입력 전압 라인에 커패시터를 배치 해야하는 설계가 있습니다. 5v에서 300 ~ 500mA로 작동하고 있습니다. 내 연구에 따르면이 응용 프로그램에는 전해 커패시터가 필요하지만 적절한 정전 용량 값을 선택하는 방법을 모릅니다. 또한 왜 이런 목적으로 조절기를 사용할 수 없었습니까? IC의 데이터 시트에 …

1
2 계층 USB 2.0 고속 라우팅
우선: 이것은 일회성 (또는 2 회) 취미 프로젝트를위한 것이며, 더 심각한 것은 아닙니다. 이 상업 디자인이라면, 나는 (비록 한 번에 4 층을 갈 것 내가 처음에 같은 프로젝트를 설계되지 않을 것이다). 4 층으로가는 것은 정말로 필요한 경우에만 허용됩니다 . 이러한 보드는 이러한 수량에서 최소 두 배의 비용이 들지만 2 층 …

3
고속 신호의 트레이스 길이 매칭 패턴에 관한 질문
동료와 저는 고속 신호의 길이를 맞추는 여러 가지 방법에 대해 토론하고 의견이 맞지 않았습니다. 우리는 DDR3 레이아웃의 예를 들었습니다. 아래 그림의 모든 신호는 DDR3 데이터 신호이므로 매우 빠릅니다. 스케일 감각을주기 위해 그림의 전체 X 축은 5.3mm이고 Y 축은 5.8mm입니다. 내 주장은 그림의 중간 트레이스에서 수행 된 길이 일치가 신호 무결성에 …

2
쿼드 SPI PCB 레이아웃
STM32 MCU를 사용하여 Quad SPI NOR 플래시 메모리 MT25QL256ABA1EW9-0SIT에 적합한 레이아웃을 만들려고합니다. 내 문제는 메모리 칩 핀아웃이 매우 불편하다는 것입니다. 신호가 서로 옆에있는 방식으로 MCU 측의 핀을 교환했지만 여전히 어렵습니다. Micron Quad spi 레이아웃 가이드에 따라 관리했습니다. 기본 접지면을 분리하지 마십시오 (2 층 PCB 임). 클럭 신호를 짧게하고 굽힘을 최소화하십시오. …
10 pcb  stm32  spi  layout  high-speed 

1
FPGA에 라우팅 리소스가 부족합니까?
나는 두통을주는 Artix-7 장치를 제외하고 거의 모든 종류의 Xilinx 7 시리즈 장치에서 작동하는 직렬 ATA 컨트롤러 디자인을 가지고 있습니다 ... 순수한 Artix (SATA 6.0Gb / s, 150 MHz 디자인 클럭)는 Artix-7 200T에서 구현 될 수 있습니다. ILA 코어 (이전의 ChipScope)를 추가하면 타이밍이 충족되지 않습니다. 내가 긴장을 풀었던 상황 :-각 ILA …
당사 사이트를 사용함과 동시에 당사의 쿠키 정책개인정보 보호정책을 읽고 이해하였음을 인정하는 것으로 간주합니다.
Licensed under cc by-sa 3.0 with attribution required.